██████╗ ██╗ ██╗ █████╗ ██████╗ ██╗███████╗ ██████╗██╗ ██╗
██╔══██╗██║ ██║██╔══██╗ ██╔══██╗██║██╔════╝██╔════╝██║ ██║
██████╔╝██║ ██║███████║█████╗██████╔╝██║███████╗██║ ██║ ██║
██╔═══╝ ██║ ██║██╔══██║╚════╝██╔══██╗██║╚════██║██║ ╚██╗ ██╔╝
██║ ╚██████╔╝██║ ██║ ██║ ██║██║███████║╚██████╗ ╚████╔╝
╚═╝ ╚═════╝ ╚═╝ ╚═╝ ╚═╝ ╚═╝╚═╝╚══════╝ ╚═════╝ ╚═══╝
本项目为 PUA-CPU 的 RISC-V 线
PUA-CPU 的 MIPS 线详见 PUA-MIPS
- 支持 RV64IMAZicsr_Zifencei 指令集的顺序动态双发射五级流水线
- 可接入差分测试框架,提供软件仿真
git clone [email protected]:Ciliphen/PUA-RISCV.git
cd riscv-lab
git submodule update --init --recursive
-
🎨Text to ASCII Art Generator - 字符画生成器
-
🧰RISC-V Convertor - RISC-V 汇编转换器
-
📑Chisel Project Template - Chisel 项目模板
- 实现 RV64IMAZicsr_Zifencei 指令集
- 启动 OpenSBI
- 支持 Linux(目前存在 bug,正在修复中...)